SIMM

SIMM (siglas en inglés de single In-line Memory Module) es un formato para módulos de memoria RAM que consisten en placas de circuito impreso sobre las que se montan los integrados de memoria DRAM. Estos módulos se insertan en zócalos encima de la placa base. Los contactos en ambas caras están interconectados, esta es la mayor diferencia respecto de sus sucesores los DIMMs. Fueron muy populares desde principios de los 80 hasta finales de los 90, el formato fue estandarizado por JEDEC bajo el número JESD-21C.

SIMM
Single In-line Memory Module

SIMM de 30 pines y 72 pines
Información
Tipo Módulo de memoria RAM
Fabricante Varias
Datos técnicos
Conectividad Ranura de expansión
Capacidades
  • 1 MiB
  • 2 MiB
  • 4 MiB
  • 8 MiB
  • 16 MiB
  • 32 MiB
  • 64 MiB
  • 128 MiB
Estandarización
Uso Memoria principal

Historia de la memoria SIMM

En tiempos remotos de la computadora doméstica y del computador personal, los circuitos integrados de memoria (por lo general DIP de 14 o 16 pines) se soldaban o se insertaban en zócalos sobre la tarjeta madre como cualquier otro componente de la misma. Esto suponía el uso de un área muy grande ya que los integrados iban colocados uno al lado del otro, además que en el caso de un fallo, la reparación era difícil o imposible condenando toda la placa. La actualización de memoria no se contemplaba en equipos individuales, dado que el mercado de memoria no era tan común. Con el desarrollo de nuevas tarjetas madre se hicieron claras esas desventajas y en un principio se plantearon formatos SIPP (no estándar en computadores 80286) que fueron las primeras presentaciones modulares de memoria RAM y el antecedente directo de las SIMM.

Skip Coppola propuso durante su estancia en IBM usar un SIPP de 3,5 pulgadas sin los pines que tan fácilmente se quebraban. IBM los adopta como estándar en su gama IBM Personal System/2, y se extienden a todos los compatibles con CPU Intel 80286 e Intel 80386. Es también adoptado por Apple para sus Mac (el Macintosh IIfx usa unos SIMMs no estándar de 64 pines, y la VRAM de los Macintosh LC de 68), y más tardíamente por Atari (en los Atari STe y Atari MEGA STe, aunque de los primeros existen unos pocos con SIPPs en lugar de SIMMs) y Commodore para los Amiga (los fabricantes de ampliaciones lo hicieron mucho antes). Se construyen de 8 chips + uno de paridad (9 bits) o sin paridad (8 bits, con el ahorro de un chip, pero menor fiabilidad), mayoritariamente de doble cara, y con capacidades de 256 KiB, 1 MiB, 4 MiB, 16 MiB. En algunos sistemas debían usarse a pares ya que cada banco de memoria estaba integrado por dos módulos.

La aparición del Intel 80486 trae también el paso al nuevo formato de 108 mm (4,25 pulgadas) y 72 pines. Esto era debido a que en un 386/486 era necesario instalar 4 SIMMs de 30 pines para completar una bancada de memoria. Dicha bancada podía sustituirse por un solo DIMM de 72 pines (dos en los equipos Pentium) lo que permitió conservar el factor de forma Baby AT en las placas madre pese a cuadruplicarse la capacidad de memoria. Se fabrican con memoria EDO/FPM/ECC y capacidades de 1 MiB, 2 MiB, 4 MiB, 8 MiB, 16 MiB, 32 MiB, 64 MiB, 128 MiB (estos últimos sólo usados en servidores).

El factor de forma de memoria RAM utilizado en PC es una presentación de los módulos de memoria que fue utilizado en los sistemas cuyos buses de datos eran de 32 bits o menos. A partir del uso de buses de 64 bits han sido reemplazados por los DIMM, que son el nuevo factor de forma estándar para los módulos de memoria usados en ordenadores personales, en los que la capacidad de almacenamiento ya se mide en gigabytes.

Un PC usa tanto memoria de nueve bits (ocho bits para datos y un bit para chequeo, o control, de paridadad, en 9 chips de memoria RAM dinámica) como memoria de ocho bits sin paridad.

Patillajes

SIMM de 30 contactos

30-pin SIMM Memory Module
Pin #NameSignal Description Pin #NameSignal Description
1VCC+5 VDC 16DQ4Data 4
2/CASColumn Address Strobe 17A8Address 8
3DQ0Data 0 18A9Address 9
4A0Address 0 19A10Address 10
5A1Address 1 20DQ5Data 5
6DQ1Data 1 21/WEWrite Enable
7A2Address 2 22VSSGround
8A3Address 3 23DQ6Data 6
9VSSGround 24A11Address 11
10DQ2Data 2 25DQ7Data 7
11A4Address 4 26QPData parity out
12A5Address 5 27/RASRow Address Strobe
13DQ3Data 3 28/CASPParity Column Address Strobe
14A6Address 6 29DPData parity in
15A7Address 7 30VCC+5 VDC
  • QP, DP y /CASP no está conectados en los modelos sin paridad
  • A9 no está conectado en los de 256 KiB.
  • A10 no está conectado en los de 256 KiB y 1 MiB.
  • A11 no está conectado en los de 256 KiB, 1 MiB y 4 MiB.

SIMM de 72 contactos

72-pin ECC SIMM Memory Module
Pin #Non-ParityParitySignal Description
2DQ0DQ0Data 0
3DQ1DQ1Data 1
4DQ2DQ2Data 2
5DQ3DQ3Data 3
6DQ4DQ4Data 4
7DQ5DQ5Data 5
8DQ6DQ6Data 6
9DQ7DQ7Data 7
10VCCVCC+5 VDC
11PD1PD1Presence Detect 1
12A0A0Address 0
13A1A1Address 1
14A2A2Address 2
15A3A3Address 3
16A4A4Address 4
17A5A5Address 5
18A6A6Address 6
21DQ9DQ9Data 9
22DQ10DQ10Data 10
23DQ11DQ11Data 11
24DQ12DQ12Data 12
25DQ13DQ13Data 13
26DQ14DQ14Data 14
27DQ15DQ15Data 15
28A7A7Address 7
29A11A11Address 11
30VCCVCC+5 VDC
31A8A8Address 8
32A9A9Address 9
33/RAS3RAS3Row Address Strobe 3
34/RAS2RAS2Row Address Strobe 2
35DQ16DQ16Data 16
36n/cPQ17Data 17 (Parity 2)
37DQ18DQ18Data 18
38DQ19DQ19Data 19
39VSSVSSGround
40/CAS0CAS0Column Address Strobe 0
41/CAS2CAS2Column Address Strobe 2
42/CAS3CAS3Column Address Strobe 3
43/CAS1CAS1Column Address Strobe 1
44/RAS0RAS0Row Address Strobe 0
45/RAS1RAS1Row Address Strobe 1
46A12A12Address 12
47/WEWERead/Write
48A13A13Address 13
49DQ20DQ20Data 20
50DQ21DQ21Data 21
51DQ22DQ22Data 22
52DQ23DQ23Data 23
53DQ24DQ24Data 24
54DQ25DQ25Data 25
55n/cPQ26Data 26 (Parity 3)
56DQ27DQ27Data 27
57DQ28DQ28Data 28
58DQ29DQ29Data 29
59DQ31DQ31Data 31
60DQ30DQ30Data 30
61VCCVCC+5 VDC
62DQ32DQ32Data 32
63DQ33DQ33Data 33
64DQ34DQ34Data 34
65n/cPQ35Data 35 (Parity 4)
66PD2PD2Presence Detect 2
67PD3PD3Presence Detect 3
68PD4PD4Presence Detect 4
69PD5PD5Presence Detect 5
70PD6PD6Presence Detect 6
71PD7PD7Presence Detect 7
72VSSVSSGround


Enlaces externos

Este artículo ha sido escrito por Wikipedia. El texto está disponible bajo la licencia Creative Commons - Atribución - CompartirIgual. Pueden aplicarse cláusulas adicionales a los archivos multimedia.